イメージスキャン画像分割アーキテクチャのLSI設計
電気・情報関連学会中国支部連合大会講演論文集 Volume 58
Page 229-230
published_at 2007-10
アクセス数 : 1057 件
ダウンロード数 : 126 件
今月のアクセス数 : 1 件
今月のダウンロード数 : 2 件
この文献の参照には次のURLをご利用ください : https://ir.lib.hiroshima-u.ac.jp/00022852
File | |
Title ( jpn ) |
イメージスキャン画像分割アーキテクチャのLSI設計
|
Creator |
Awane Kazutoshi
Okazaki keita
Nagaoka Naomi
Sugahara Tatsuya
Mattausch Hans Juergen
|
Source Title |
電気・情報関連学会中国支部連合大会講演論文集
|
Volume | 58 |
Start Page | 229 |
End Page | 230 |
Abstract |
画像認識処理技術,特にリアルタイムでの動物体検出には,膨大な視覚情報を処理する必要がある.画像分割処理は画像中に存在する物体を抽出する処理で,オブジェクトベースの画像認識などには欠かせない前処理である.これまでに我々は領域成長に基づくイメージスキャン画像分割アーキテクチャを提案した.同アーキテクチャは処理回路 (以下ISE) のサイズとメモリの構成を変えることで,アプリケーションに応じて処理速度と処理回路サイズの最適化が可能な柔軟性を有する.本研究では,同アーキテクチャのボトルネックとなるリーダセル検索を非同期化を行い,180 nm CMOS プロセスでASIC設計を行った.
|
Keywords |
画像分割
イメージスキャン
領域成長
ASIC
|
NDC |
Electrical engineering [ 540 ]
|
Language |
jpn
|
Resource Type | conference paper |
Publisher |
電気・情報関連学会中国支部
|
Date of Issued | 2007-10 |
Rights |
Copyright (c) 2007 by Authors
|
Publish Type | Version of Record |
Access Rights | open access |
Source Identifier |
[NCID] AA11138730
|